Motivation
In zahlreichen Niederspannungsanwendungen werden bis heute ausschließlich zwei- oder dreistufige Umrichter eingesetzt. Am Elektrotechnischen Institut (ETI) wird untersucht, ob der Einsatz von Multilevelumrichtern infolge ihrer hohen Ausgangsspannungsqualität auch im Niederspannungsbereich wesentliche Vorteile für Netz- und Antriebsanwendungen bietet. Aufgrund der Wahl einer geringen Zellspannung können MOSFETs mit geringer Sperrspannung verwendet werden. Dies ermöglicht in Kombination mit kompakten Zellkondensatoren den Aufbau eines dreiphasigen Multilevelumrichters auf Leiterplattenbasis. Durch die hohe Ausgangsspannungsqualität kann der Multilevelumrichter zur Verringerung des Filteraufwands in Netzanwendungen und zur Reduktion von Oberschwingungen bei elektrischen Antrieben verwendet werden.
Aufgabenstellung
Im Rahmen dieser Arbeit soll ein Multilevelumrichter auf Basis eines
Modularen Multilevel Umrichter (MMC) entworfen, aufgebaut und anschließend getestet werden. Vor der Entwicklung des Umrichters erfolgt zunächst die Einarbeitung in das Thema, um sich die theoretischen Grundlagen der Multileveltopologie anzueignen. Anschließend erfolgt die Entwicklung des Multilevelumrichters. Es wird ein platzsparender Aufbau auf einer Platine angestrebt. Beim Entwurf des Umrichters werden zunächst die Bauelemente für den Leistungsteil und die Signalverarbeitung ausgewählt und die erforderlichen Schnittstellen definiert. Danach muss ein den Anforderungen entsprechendes Layout der Platine entwickelt werden.